AD9546 Dual DPLL Digitized Clock Synchronizer

Analog Devices Inc. AD9546 Dual DPLL Digitized Clock Synchronizer combines digitized clocking technology that efficiently transports and distributes clock signals in systems. Digitized clocking on the AD9546 allows the design of flexible and scalable clock transport systems with well-controlled phase (time) alignment. The AD9546 is ideal for the design of network equipment that must meet the synchronization requirements for IEEE® 1588™ boundary clocks per ITU-T G.8273.2 Class D. Additionally, digitized clocking is also relevant in applications requiring the accurate transport of frequency and phase to multiple usage endpoints, such as, distributing synchronized system reference (SYSREF) clocks to an array of ADC channels.

Resultados: 2
Seleccionar Imagen N.° de pieza Fabricante: Descripción Hoja de datos Disponibilidad Precio: (USD) Filtre los resultados en la tabla por precio unitario en función de su cantidad. Cantidad RoHS Modelo ECAD Número de salidas Frecuencia de salida máx. Nivel de salida Nivel de entrada Paquete / Cubierta Voltaje de alimentación - Mín. Voltaje de alimentación - Máx. Temperatura de trabajo mínima Temperatura de trabajo máxima Estilo de montaje Empaquetado
Analog Devices Sintetizador de reloj / depurador de fluctuación Dual DPLL Digitized Clock Synchronizer 636En existencias
Min.: 1
Mult.: 1

10 Output 500 MHz CML, HCSL, LVDS Differential, Single-Ended LFCSP-48 1.7 V 1.89 V - 40 C + 85 C SMD/SMT Tray
Analog Devices Sintetizador de reloj / depurador de fluctuación Jitter clean +/PPS + Small Cell Clock Plazo de entrega no en existencias 10 Semanas
Min.: 750
Mult.: 750
Carrete: 750

10 Output 500 MHz CML, HCSL, LVDS Differential, Single-Ended LFCSP-48 1.7 V 1.89 V - 40 C + 85 C SMD/SMT Reel