PI6CB33401 & PI6CB33402 PCIe Clock Buffers

Diodes Incorporated PI6CB33401 and PI6CB33402 4-Output PCIe Clock Buffers use a proprietary Phase-Locked Loop (PLL) design to achieve very low jitter. A low-jitter clock is an integrated circuit that produces a timing signal for use in synchronizing a system's operation. The jitter, or irregular time delay, meets Peripheral Component Interconnect Express Gen1/Gen2/Gen3/Gen4/Gen5 requirements. Other than PCIe 100MHz support, these devices also support Ethernet applications with 50MHz, 125MHz, and 133.33MHz via SMBus. On-chip termination can save 16 external resistors and make layout easier. The individual OE pin for each output provides easier power management.

Resultados: 2
Seleccionar Imagen N.° de pieza Fabricante: Descripción Hoja de datos Disponibilidad Precio: (USD) Filtre los resultados en la tabla por precio unitario en función de su cantidad. Cantidad RoHS Modelo ECAD Número de salidas Frecuencia de salida máx. Retraso de propagación - Máx. Tipo de salida Paquete / Cubierta Tipo de entrada Frecuencia de entrada máxima Voltaje de alimentación - Mín. Voltaje de alimentación - Máx. Temperatura de trabajo mínima Temperatura de trabajo máxima
Diodes Incorporated Búfer de reloj Búfer de reloj 1,780En existencias
Min.: 1
Mult.: 1
Carrete: 2,500

4 Output 133.33 MHz 3 ns CMOS, HCSL TQFN-32 CMOS, HCSL 200 MHz 3.135 V 3.465 V - 40 C + 85 C
Diodes Incorporated Búfer de reloj Búfer de reloj 2,702En existencias
Min.: 1
Mult.: 1
Carrete: 2,500

4 Output 133.33 MHz 3 ns CMOS, HCSL TQFN-32 CMOS, HCSL 200 MHz 3.135 V 3.465 V - 40 C + 85 C