CDCU877RHAR

Texas Instruments
595-CDCU877RHAR
CDCU877RHAR

Fabricante:

Descripción:
Emisores y distribución de reloj 1.8v PLL Clock Drive r A 595-CDCU877RHAT A 595-CDCU877RHAT

Modelo ECAD:
Descargue Library Loader gratis para convertir este archivo para su herramienta ECAD. Conozca más sobre el modelo ECAD.

Disponibilidad

Existencias:
No en existencias
Plazo de entrega de fábrica:
6 Semanas Tiempo estimado de producción de fábrica.
Mínimo: 2500   Múltiples: 2500
Precio unitario:
$-.--
Precio ext.:
$-.--
Est. Tarifa:

Precio (USD)

Cantidad Precio unitario
Precio ext.
Envase tipo carrete completo (pedir en múltiplos de 2500)
$6.04 $15,100.00
5,000 Presupuesto

Embalaje alternativo

N.º de artículo del Fabricante:
Embalaje:
Reel, Cut Tape, MouseReel
Disponibilidad:
En existencias
Precio:
$11.76
Mín.:
1

Producto similar

Texas Instruments CDCU877RHAT
Texas Instruments
Emisores y distribución de reloj 1.8v PLL Clock Drive r A 595-CDCU877RHAR A 595-CDCU877RHAR

Atributo del producto Valor de atributo Seleccionar atributo
Texas Instruments
Categoría de producto: Emisores y distribución de reloj
RoHS:  
VQFN-40
CDCU877
- 40 C
+ 85 C
Reel
Marca: Texas Instruments
País de ensamblaje: Not Available
País de difusión: Not Available
País de origen: MY
Sensibles a la humedad: Yes
Estilo de montaje: SMD/SMT
Producto: Clock Drivers
Tipo de producto: Clock Drivers & Distribution
Cantidad de empaque de fábrica: 2500
Subcategoría: Clock & Timer ICs
Tipo: Phase-Locked-Loops (PLLs) and Oscillators
Peso de la unidad: 104 mg
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla de verificación
Seleccione al menos una de las casillas de verificación anteriores para mostrar productos similares en esta categoría.
Atributos seleccionados: 0

Esta funcionalidad requiere que JavaScript esté habilitado.

CNHTS:
8542319000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
TARIC:
8542399000
MXHTS:
8542399999
ECCN:
EAR99

CDCU877 Phase-Lock Loop Clock Driver

Texas Instruments CDCU877 Phase-Lock Loop Clock Driver is a high-performance, low-jitter, low-skew, zero-delay buffer. It distributes a differential clock input pair (CK, /CK) to 10 differential pairs of clock outputs (Yn, /Yn) and one differential pair of feedback clock outputs (FBOUT, /FBOUT). The clock outputs are controlled by the input clocks (CK, /CK), the feedback clocks (FBIN, /FBIN), the LVCMOS control pins (OE, OS), and the analog power input (AVDD). When OE is low, the clock outputs, except FBOUT, /FBOUT, are disabled while the internal PLL maintains its locked-in frequency. OS (output select) is a program pin that must be tied to GND or VDD. When OS is high, OE functions as previously described. When OS and OE are both low, OE does not affect Y7, /Y7, as these are free-running. When AVDD is grounded, the PLL is turned off and bypassed for test purposes.